问题:
A、Cache 的设置扩大了主存的容量 B、Cache 的内容是主存部分内容的拷贝 C、Cache 的命中率并不随其容量增大线性地提高 D、Cache 位于主存与 CPU 之间
问题:
A、在容量确定的情况下,替换算法的时间复杂度是影响Cache命中率的关键因素B、Cache的设计思想是在合理成本下提高命中率C、Cache的设计目标是容量尽可能与主存容量相等D、CPU中的Cache容量应大于CPU之外的Cache容量
问题:
A、操作系统负责管理Cache与主存之间的地址映射B、程序员需要通过编程来处理Cache与主存之间的地址映射C、应用软件对Cache与主存之间的地址映射进行调度D、由硬件自动完成Cache与主存之间的地址映射
问题:
A、在CISC中,其复杂指令都采用硬布线逻辑来执行B、采用CISC技术的CPU,其芯片设计复杂度更高C、在RISC中,更适合采用硬布线逻辑执行指令D、采用RISC技术,指令系统中的指令种类和寻址方式更少
问题:
A、采用RISC技术,指令系统中的指令种类和寻址方式更少B、RISC型CPU不仅精简了指令系统,而且还采用了超标量和超流水线结构C、RISC与CISC在软件和硬件上兼容D、RISC指令格式整齐划一,指令在执行时间和效率上相对一致
问题:
A、CMM是指软件过程能力成熟度模型B、CMM根据软件过程的不同成熟度划分了5个等级,其中,1级被认为成熟度最高,5级被认为成熟度最低C、CMMI的任务是将已有的几个CMM模型结合在一起,使之构成"集成模型"D、采用更成熟的CMM模型,一般来说可以提高最终产品的质量
问题:
A、CMM是指软件过程能力成熟度模型B、CMM1级被认为成熟度最高,5级被认为成熟度最低C、CMMI的任务是将已有的几个CMM模型结合在一起构造成为“集成模型”D、采用更成熟的CMM模型,一般来说可以提高最终产品的质量
问题:
A、CPU产生每条指令的操作信号并将操作信号送往相应的部件进行控制B、程序控制器PC除了存放指令地址,也可以临时存储算术/逻辑运算结果C、CPU中的控制器决定计算机运行过程的自动化D、指令译码器是CPU控制器中的部件
问题:
A、CPU产生每条指令的操作信号并将操作信号送往相应的部件进行控制B、程序计数器PC除了存放指令地址,也可以临时存储算术,逻辑运算结果C、CPU中的控制器决定计算机运行过程的自动化D、指令译码器是CPU控制器中的部件
问题:
A、CPU中的运算单元、控制单元和寄存器组通过系统总线连接起来B、在 CPU 中,获取指令并进行分析是控制单元的任务C、执行并行计算任务的 CPU 必须是多核的D、单核 CPU 不支持多任务操作系统而多核CPU支持
问题:
A、程序查询方式下交换数据不占用CPU时间B、中断方式下CPU与外设可并行工作C、中断方式下CPU不需要主动查询和等待外设D、DMA方式下不需要CPU执行程序传送数据
问题:
A、Cache扩充了主存储器的容量B、Cache可以降低由于CPU与主存之间的速度差异造成的系统性能影响C、Cache的有效性是利用了对主存储器访问的局部性特征D、Cache中通常保存着主存储器中部分内容的一份副本
问题:
A、CRM系统只对销售和市场部门有帮助B、CRM系统由于要更好地满足客户需求,所以提高了企业运营成本C、CRM系统不能对企业的后台提供帮助D、CRM系统的核心是加强企业对客户的理解
问题:
A、CSMA/CD是一种争用型的介质访问控制协议B、CSMA/CD可以避免产生冲突C、在网络负载较小时,CSMA/CD协议通信效率很高D、这种网络协议适合传输非实时数据
问题:
A、每个结点按照逻辑顺序占用一个时间片轮流发送B、每个结点检查介质是否空闲,如果空闲立即发送 C、每个结点先发送,如果没有冲突则继续发送 D、得到令牌的结点发送,没有得到令牌的结点等待